合肥芯存半导体有限公司;珠海横琴芯存半导体有限公司;上海芯存志远半导体有限公司;北京芯存集成电路有限公司陈厚霖获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉合肥芯存半导体有限公司;珠海横琴芯存半导体有限公司;上海芯存志远半导体有限公司;北京芯存集成电路有限公司申请的专利时序对齐电路及存储器获国家实用新型专利权,本实用新型专利权由国家知识产权局授予,授权公告号为:CN224137909U 。
龙图腾网通过国家知识产权局官网在2026-04-17发布的实用新型授权公告中获悉:该实用新型的专利申请号/专利号为:202520262021.4,技术领域涉及:G11C7/22;该实用新型时序对齐电路及存储器是由陈厚霖;胡耀博设计研发完成,并于2025-02-18向国家知识产权局提交的专利申请。
本时序对齐电路及存储器在说明书摘要公布了:本申请公开了时序对齐电路及存储器,时序对齐电路包括数据缓存模块、时钟信号接收模块、第一数据输入输出模块、第二数据输入输出模块,时钟信号接收模块被配置为基于时钟信号产生时钟控制信号;第一数据输入输出模块连接至时钟信号接收模块,被配置为在接收时钟控制信号的第一延迟时长之后,向数据缓存模块输出数据;第二数据输入输出模块连接至时钟信号接收模块,被配置为在接收时钟控制信号的第二延迟时长之后,产生第一锁存信号以指示数据缓存模块锁存第一数据输入输出模块输出的数据;其中,第二延迟时长被配置为与第一延迟时长相同,因此,提高了数据缓存模块锁存数据的正确性。
本实用新型时序对齐电路及存储器在权利要求书中公布了:1.一种时序对齐电路,其特征在于,包括: 数据缓存模块; 时钟信号接收模块,被配置为基于时钟信号产生时钟控制信号; 第一数据输入输出模块,连接至所述时钟信号接收模块,被配置为在接收所述时钟控制信号的第一延迟时长之后,向所述数据缓存模块输出数据; 第二数据输入输出模块,连接至所述时钟信号接收模块,被配置为在接收所述时钟控制信号的第二延迟时长之后,使所述数据缓存模块接收第一锁存信号以指示所述数据缓存模块锁存所述第一数据输入输出模块输出的数据; 其中,所述第二延迟时长被设置为与所述第一延迟时长相同。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人合肥芯存半导体有限公司;珠海横琴芯存半导体有限公司;上海芯存志远半导体有限公司;北京芯存集成电路有限公司,其通讯地址为:230051 安徽省合肥市经济技术开发区清华路368号合肥格易集成电有限公司辅楼5层01室;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励